## Circuitos Integrados y Microelectrónica Grado en Ingeniería en Tecnologías de Telecomunicación

Departamento de Tecnología Electrónica Examen Parcial 1. Curso 2021-2022

14 marzo de 2022

### Ejercicio 1 (40 min, 4 pto).

Para el circuito digital descrito en VHDL, se pide:

- Complete las listas de sensibilidad para que las simulaciones y las síntesis lógica sean correctas y coherentes
- 2. Dibuje el hardware resultante de la síntesis lógica del proceso P3. ¿Cuántos biestables serán necesarios?
- 3. Dibuje el diagrama de estados de la máquina de estados que describen P1 y P2

```
library IEEE;
use IEEE.std logic 1164.all;
entity CIRCUITO is
 port (
   Clk
          : in std logic;
    Reset : in std logic;
    Valid : in std_logic;
    IsOpen : out std logic);
end CIRCUITO;
architecture BEHAVIORAL of CIRCUITO is
 type tStates is (s0, ok1, ok2, err);
 signal CurrentState: tStates;
 signal NextState : tStates;
 constant cTopTimer : natural := 18;
signal Timer1 : natural range 0 to cTopTimer;
  signal EnaT
                        : std logic;
begin
  P1: process(
                                               )
 begin
    if Reset = '1' then
      CurrentState <= s0;
    elsif Clk'event and Clk = '1' then
      CurrentState <= NextState;</pre>
    end if;
  end process P1;
  P2: process(
                                               )
  begin
    EnaT <= '1';
    IsOpen <= '0';</pre>
    case CurrentState is
      when s0 =>
        if Valid = '1' AND Timer1 = cTopTimer then
          NextState <= ok1;</pre>
        else
          NextState <= s0;</pre>
        end if;
```



Departamento de Tecnología Electrónica

Examen Parcial 1. Curso 2021-2022 14 marzo de 2022

```
when ok1 =>
        if Valid = '0' then
          NextState <= s0;</pre>
        elsif Timer1 = cTopTimer then
           NextState <= ok2;</pre>
        else
           NextState <= ok1;</pre>
        end if;
      when ok2 =>
        IsOpen <= '1';</pre>
        if Valid = '0' then
          NextState <= err;</pre>
        elsif Timer1 = cTopTimer then
           NextState <= s0;</pre>
        else
           NextState <= ok2;</pre>
        end if;
      when err =>
        EnaT <= '0';</pre>
        if Valid = '1' then
           NextState <= s0;</pre>
        else
           NextState <= err;</pre>
        end if;
    end case;
  end process P2;
                                               )
  P3: process(
  begin
    if Reset = '1' then
      Timer1 <= 0;
    elsif Clk'event and Clk = '1' then
      if EnaT = '1' then
        if Timer1 = cTopTimer then
           Timer1 <= 0;
        else
           Timer1 <= Timer1 + 1;</pre>
        end if;
      end if;
    end if;
  end process P3;
end BEHAVIORAL;
```

# uc3m Universidad Carlos III de Madri Departamento de Tecnología Electrónica

## Circuitos Integrados y Microelectrónica Grado en Ingeniería en Tecnologías de Telecomunicación

Examen Parcial 1. Curso 2021-2022

14 marzo de 2022

#### Ejercicio 2 (50 min, 6 pto)

Se quiere diseñar un circuito digital que procese una señal procedente de un sensor de infrarrojos. Esta señal tiene una frecuencia de 100 Hz y debe multiplicarse por una referencia senoidal (también de 100 Hz) y posteriormente filtrarse para quedarse con la componente continua del producto. El sistema cuenta con un reloj (CLK) de 100 kHz para realizar las operaciones. La entidad del circuito es:

```
entity LOCK-IN is
  port (
    Clk    : in std_logic;
    Reset    : in std_logic;
    ADC_ready : in std_logic;
    ADC_in    : in unsigned(13 downto 0);
    Ref_in    : in signed(13 downto 0);
    Data_out : out signed(__ downto 0) );
end LOCK-IN;
```

La frecuencia de muestreo es de 1kHz, por lo que nos llega una muestra cada 1 ms. La señal tiene 14 bits y procede de un convertidor analógico digital (ADC) que presenta la señal en binario natural. Sin embargo, esta señal debe convertirse a un valor entero (complemento a dos) pues el ADC la presenta centrada en el valor medio del fondo de escala (el valor 0 de la señal es el valor 8192 del ADC). Para adquirir cada señal procedente del ADC son necesarios 200 µs; cuando el dato está convertido, la entrada ADC\_ready se activa durante un ciclo de reloj.

Una vez convertida la señal de entrada a complemento a 2, se multiplica por la referencia senoidal (también entrada de 14 bits, siempre disponible) y al producto se le aplica un filtro FIR de 8 etapas. Los coeficientes de este filtro tienen 6 bits y son configurables, con lo que no cabe optimización del resultado final. Se puede acceder a los coeficientes como una matriz constante llamada aC(0 to 7) y que ya está declarada en un paquete.

Para todas las preguntas, razone sus respuestas.

- 1. Indique de cuántos ciclos de reloj CLK se dispone entre muestra y muestra de la señal.
- 2. Indique de cuántos ciclos de reloj CLK se dispone para el procesamiento de datos, una vez adquirido el dato del ADC.
- 3. Escriba la sentencia de asignación concurrente o el proceso combinacional que convierte el dato procedente del ADC (binario natural) a complemento a 2.
- 4. Indique el número de bits que tendrá el resultado final, si no queremos truncar ninguna operación intermedia.
- 5. Se quiere hacer una arquitectura paralela para el procesamiento de la señal de entrada (truncando el resultado de cada operación intermedia a 24 bits). Asumir que la entrada se captura con la señal ADC\_ready, y la salida se captura en el ciclo de reloj siguiente.
  - a. Describa el proceso secuencial que registra los datos de entrada al filtro FIR
  - b. Describa el filtro FIR mediante asignaciones concurrentes o un proceso combinacional
  - c. Describa el proceso secuencial que registra la salida del filtro FIR. Genere la señal de carga
- 6. Si sólo se dispone de un bloque multiplicador, dibuje ruta de datos de la arquitectura serie que habría que utilizar. ¿Cuántos ciclos de reloj son necesarios? ¿Hay suficientes, de acuerdo con su repuesta al apartado 2?

